마그마 : 계층 구조 유지 보수 대 Flattening

H

hb_cancer

Guest
안녕,
그 누구도 날 .... 마그마의 Flattening 및 계층 간의 차이를 유지 말해 줄까예를 들어 정말 좋을 텐데 ...감사합니다 ....

 
잠시 동안 마그마가 잊어 버려요.반면 모듈을 모두 납작하게 한 모듈을 통합하는 이들의 계층 구조를 유지하는지 확인하십시오 설계에있는 모든 모듈을 만드는 것입있습니다.

예) 만약 Verilog 설계 모듈 A와 B로 구성되어, & C는 다음 계층 구조의 모든 maintenace 3 모듈이 존재 합성 또는 다른 변환 후 말할 수있다라는 뜻입니다.납작하게 동안은 3 모듈을 합성 또는 다른 변환을 하나의 모듈을 결합하는 뜻입니다.

희망이 도움이됩니다.

 
에는 두 가지 종류가있습니다 대 계층적 관리 평면 : 논리적 및 물리적.

납작하게 논리 (위에서) 합성했을 때 언급한 도구를 하나의 모듈로 논리적인 계층 구조를 flattens입니다.

납작하게 물리적 들어, 하드 블록 SOC를 위해 제공하는 것.하드 블록을 별도로 설계된 SoC를 위해 (Verilog, LEF / DEF, SPEF. lib 디렉토리 등) 그것을 통합하는 다양한 모델을 제공하는 것이다.하드 블록을 별도의 계층으로서 SOC를 24 시간 유지됩니다.만약 당신이 하드 블록 DEF 병합 및 SOC는 수준을 한 평평 DEF에 대한 결과로 Verilog 및 전체 설계를위한 Verilog 필요한 것이이 계층 구조를 평평하게하고 싶습니다.디자인 납작하게의 장점은 단순위한 것입니다 (특히 만일 당신이)지만 다루고있는 계층 구조의 여러 레벨들을 가지고 있어요 단점은 지금 하드 블록을 사용하여 로직의 모든 변경 사항은 지금 당신을 진행할 것을 요구하는 것입니다 전체 흐름을 통해 디자인과 지금은 훨씬 더 큰 런타임됩니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top