로직 분석기의 입력 회로?

H

halr

Guest
누구든지 전문 로직 분석기 (테크, 애질런트)으로 입력 회로가 어떻게 생겼는지 알고 있나요? 나는 그들이 특정 논리 가족을위한 트리거링 처리하는 방법과, 그들의 입력 보호 기능을하는거야 어떻게 생각하는지 궁금 하군요. 감사합니다, 할
 
나는 그들이 어떤 optoisolators 매트릭스를 사용 같아요. 이 기술은 전문적인 수집 보드에서 사용됩니다. 유일한 문제는 optoisolators의 속도입니다. 또 다른 방법은 시리즈에서 두 다이오드와 저항기를 사용하는 것입니다 : 저항기를 통해 신호 흐름을 하나의 다이오드는 저항과 VCC의 음극에 연결된 양극을 가지고가, 다른 다이오드는 저항에 다른 GND로 양극 있습니다. 중간 지점이 입력 무대에 연결되어 있습니다. Lollo
 
이번 달 elektor에, 그들은 40Mhz 로직 분석기를 설명하고 그들이 왜곡과 지연을 포함하기 때문에 professionnals의 것들도 거기에, 아니 보호한다는 소문이 있던데. 그래서 해상도의 일부 picoseconds 들어, 어떤 보호를 가질 거의 불가능하다. 입력은 직접 5V의 이상, 당신은 그들을 파괴할 수있는 이동면, 기억을 선입 선출에 connectd 있습니다.
 
예를 들어, 텍트로닉스 Tek1240/1241 위해 탐사선에 독자적인 칩을 사용. optoisolation지만, 거기에없는 TTL 레벨했다 그들의 칩은 다양한 로직 가족을위한 가변 임계값 포인트 및 분석기에 출력을했다.
 

Welcome to EDABoard.com

Sponsor

Back
Top