레이아웃"HSPICE

I

illiviu

Guest
난 지상군을 반송 특성 분석을위한 입출력 모듈의 사슬을 시뮬레이션입니다.이러한 모듈은 글의 수있습니다.2 개 또는 3 개의 모듈을 시뮬레이션 작업하지만 더 없어.오류 mesages 위치 :

- "내부가 너무 작은 변이 분석"timestep
몇 가지 변경. 옵션 성명,하지만 그것을 '쓸모없는이야

- "게이트 산화물 모자의 가치를, 콕스는 너무 작아서있습니다. 값을 계산 콕스 = 0.000입니다
제발 "모델 확인

- 일부 "경고 매개 변수는 그들을"5.0e5 유효하지 않습니다. 설정 기본값 일자 = 4.1e7 "를 실행

모델 기본값 일자 = 0이지만, 내가 사소한 문제라고 생각합니다.

이러한 오류는 동시에지만, 나타나지 않는 경우에만 모듈의 수가 증가하고있다.

모듈이 동일하고 동일한 conected.Netlist 회로도 프로그램에 의해 정확 생성됩니다.
만약 모델이나 시뮬레이터 문제는 나도 몰라.내가 ST의 0.13 라이브러리를 사용하고있습니다.

아무도 해결책을 알고 있나요?

 
문제에 관한 timestep 모이 않습니다 시뮬레이터하려고으로부터 나옵니다.그가 각 반복 timestep 줄이고, 어딘가에 시간이 단계에서 최소 허용 값보다 작은되면 많이하려고합니다.그냥 매개 변수를 설정 (나는) 생각 HMIN 충분한만큼 이런 종류의 오류를 피하기 위해 작은.

 
거기에 같은 매개 변수를 HMIN되지 않습니다.아마 GMIN 또는 RMIN.난 둘 다 함께 노력할 것입니다.

 
또한, 당신의 작은 timestep 값을 사용하려고 할 수있습니다. TRAN을 발표했다.

 
내가 timestep을 변경했는데, 좀 다른 시도. 옵션을 누릅니다.아직 작동하지 않습니다.

하지만 일부 TSMC의 모델과 시뮬레이션 maded와 그것을 작동.아마 ST의 모델이 너무 복잡합니다?그들은 트랜지스터로 사용되는 모델링. subckt 유형, 기본 모델과 몇 가지 매개 변수를 변경하는 내부 방정식이다.
무슨 일이있을 수 있습니까?

 
난별로 안 subcircuit 컨버전스를 쉽게 단지 복잡한 모델을 것 같아요.
어쩌면 당신 subcircuits의 일부 생각을하고 귀하의 회로 토폴로지를 참조해야합니다.

 
HSPICE 시뮬레이션은 아직 사용할 수없습니다.하지만 같은 circuitis HSIM와 함께 문제를 매우 빠르게없이 작업할 수있습니다.
아마 HSPICE 버그?입니다난 버전 2003.6을 사용하여시

 
너. 옵션 itl4 = 50 또는 그 이상을 설정하려고 할 수있는 기본 itl4 = 8.
스파이스 1로 줄어 듭니다 timestep / 8 오리지널 timestep 때 반복 itl4에 도달합니다.또한 최소 timestep 다음 단계를 누른 다음 "내부의 작은 너무 작은 변이 분석"timestep.그래서 만약 당신이 큰 itl4 집합 시뮬레이터를 대신 모이 timestep 감소 더 많은 기회가 주어집니다.
위시 그것을 해결할 수

ablue

 
이 향신료의 융합에 관한 문제라고 생각합니다.

 
여기 .... HSPICE 시뮬레이션을위한 가이드를 첨부 아마 미 도움이 될 수 ...

이 튜토리얼이 HSPICE 도서
http://www.edaboard.com/viewtopic.php?t=37959&highlight=hspice그리고 여기에 대한 몇 가지 링크가있습니다 HSPICE 매뉴얼
http://www.edaboard.com/viewtopic.php?t=37923&highlight=hspice
http://www.edaboard.com/viewtopic.php?t=41308&highlight=hspice
http://www.edaboard.com/viewtopic.php?t=41719&highlight=hspiceHSPICE이 다른 도서에 대한 링크
http://www.edaboard.com/viewtopic.php?t=55411&highlight=hspice
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
illiviu,

Ansoft 몇 년 전부터이 문제를 인식하고, 그들은 훨씬 더 큰 문제를 해결할 수 netlists 호환 HSPICE 시뮬레이터 개발 및 융합을 개선하고있다.

아래 검색 goolge보기 :

http://www.google.com/search?hl=en&q=nexxim

Itai

 
- "내부가 너무 작은 변이 분석"timestep

향신료의 융합이 문제는 것 같습니다.그것은 버그가 아니라 그냥 어떻게 비선형 회로를위한 수치 방법으로 작동합니다.당신은 HSPICE 매뉴얼을 확인 및 주문 / VNTOL, ITL4 RELTOL, ABSTOL 변경하려면 어떤 옵션을 사용하면 변경해야 찾을 필요합니다.
아니면 몇 가지 중요한 노드를위한 초기 조건을 추가할 수있습니다.마침내, 아마도 귀하의 모델, 몇 가지 중요한 매개 변수를 원활하게되지 좋지 않다.

 
bg21359 말이 맞아."내부가 너무 작은 변이 분석"timestep 복잡한 문제입니다.당신은 캔사스 Kundert에 의해 도서 "향신료와 Spectre에 디자이너의 안내"를 볼 수있습니다.그것은 당신을 도울 것입니다.

 
itaifrenkel 썼습니다 :

illiviu,Ansoft 몇 년 전부터이 문제를 인식하고, 그들은 훨씬 더 큰 문제를 해결할 수 netlists 호환 HSPICE 시뮬레이터 개발 및 융합을 개선하고있다.아래 검색 goolge보기 :h ** P는 : / / www.google.com/search?hl=en&q=nexximItai
 
귀하의 트란 분석을 작은 단계를 사용해보십시오.그것은 도움이됩니다.

또는 hsim. IC에서 볼트를 생성하고 초기 값을 HSPICE 실행하기 때문에보다 정확한 HSPICE 사용할 수있습니다.

 
언제 내가 또 같은 문제가 encounted 회로 설계 않습니다.
하나의 솔루션 어쩌면 당신 회로 실제로 몇 가지 문제가 출구 원칙이다.

 
안녕하세요 :
전에는 그런 문제가 발생했습니다, 그건 당신 circuit.Converage 문제 수렴 수없습니다 U 시뮬레이터를 사용하여 대부분의 때 당신의 회로 내의 제안 belows 그대로 피드백 루프가 발생합니다 :
1.귀하의 트란 분석 timestep 수정 시뮬레이션 속도와 converage 사이의 균형 작은.
2.바닥이 FF로의 순서로 여러분의 피드백 루프의 당신의 위대한 회로의 성명 귀하의 생각에 영향을 미칠 수있습니다 노드입니다 커패시터를 연결합니다.
3.그래서 우리가 회로를 시뮬레이션할 수 pwl을 사용하여 전력을 유순하게, 우리는 천천히 시작 얻을 수 있으며 unconverage 방지할 수있습니다.

그것을 도와 주길 바래요 ~ ~

 

Welcome to EDABoard.com

Sponsor

Back
Top