레이아웃"CML과

H

HSD_analog

Guest
CML 무슨 논리 회로를 기반으로하는?및 CMOS 논리 회로를 기반으로?

 
이것은 질문이 너무 기본입니다.에 그렇게하는 게 좋을 구글 검색

 
CML,하지만 더 이상의 전류 소모의 CMOS 속도입니다.

 
CML에서 귀하의 신호 전류가 아닌 전압에 의해 표현됩니다.CML 빠르고 때로는 라우팅을 위해 더 나은,하지만 몇 가지 단점은, 예를 들어, 전력 소모를하고있다

 
더 높은 주파수에 대한 ( "GHz의) CML의 전원 dissapation 또는 심지어의 CMOS보다 비교할 수있습니다.

 
CML 입력 기본적와 차동 입력 무대입니다
수집을 엽니다.그래서 메일을 구조적 차이가 CML입니다
대부분의 시간을 바이폴라 프로세스입니다.

 
CML : 전류 모드 논리, 또는 때로는 SCL 전화 : 소스 논리도 있었고

1 - CML입니다 차동 회로가 아닌 하나의 표준 CMOS에서, 그래서, 좀 더 일반 모드 노이즈 면역성이 회로의 종료

2 - CML로 철도 레일 스윙은 표준 CMOS에 없다면,이 감소 스윙 주변 아날로그 블록에 훨씬 적은 노이즈를 추가하는 데 도움이

대로 주변에 덜 민감한 아날로그 블록에 공격적이다 3 - CML 높은 주파수 설계에서 원하는이며, 그것은 표준 CMOS보다 적은 전력을 소비하지만, 기술 스케일, 90 나노, 표준 CMOS 이하의 운영 능력이된다 적은 전력 소비와 높은 주파수

 

Welcome to EDABoard.com

Sponsor

Back
Top