레이아웃"크리스탈

P

pigkiller

Guest
난 크리스탈로드 콘덴서 카스티 야의 의미에 대해 분명히 아니에요.

레퍼런스 매뉴얼과 마찬가지로, 다음과 같은 매개 변수를 수정했습니다 : 있지, 천, 고객 무슨 부하 커패시터 카스티 야의 의미가 일련의 공명, Cp 내장 션트 커패시터로 누른 다음에?

1.크리스털을 내장 모델의 매개 변수로, 그냥 Cp에 우회로 연결되어있습니다.
2.PCB 보드에 기생 효과를 모델링.
3.크리스탈 오실레이터 IC는 입력 커패시턴스를 카스티 야했다.

어느 쪽이 맞습니까?

안부

 
친애하는 각하 :
paralle 진동합니다.티베트와 xout 안개가 cload 20P ... 말은 2 캡, 10p 10p, coonect

 
이러한 로딩 커패시터 가능 한한 아닌 최대 크리스털을 제조 업체에 의해 허용된 것보다 더 작은되어야합니다.모든 중입니다 커패시터 결정을 통해 더 높은 구동 전류가 발생할 것입니다 그리고 중요한 타이밍 회로에서 장기간의 정확성 영향을 미칩니다.당연히 자신의 가치도 약간 진동 주파수를 변경할 수없습니다.32.768kHz 크리스탈 시계 타입의 일반적인 전력 소모를 1uW 밑에 보관해야합니다.그래서 현재와 같은 결정을 통해 허용되는 45의 순서 100nA 맥스!

 
다음 날 의미가 카스티 야 물리학을 알 수 있습니까?제 1 ~ 3이 맞습니까?

 
이메일 디자인을 썼습니다 :

이러한 로딩 커패시터 가능 한한 아닌 최대 크리스털을 제조 업체에 의해 허용된 것보다 더 작은되어야합니다.
모든 중입니다 커패시터 결정을 통해 더 높은 구동 전류가 발생할 것입니다 그리고 중요한 타이밍 회로에서 장기간의 정확성 영향을 미칩니다.
당연히 자신의 가치도 약간 진동 주파수를 변경할 수없습니다.
32.768kHz 크리스탈 시계 타입의 일반적인 전력 소모를 1uW 밑에 보관해야합니다.
그래서 현재와 같은 결정을 통해 허용되는 45의 순서 100nA 맥스!
 
일반적인 구성 IC에서 피어스는, 크리스탈 전력 소모로 정의에서 사용되는 :

경찰들이 ≈ 0.5 (2Π x / / 주파수 x C - EQUIV x 전압 스윙) ˛ x 만원

여기서 C - EQUIV :입니다 [C - 홀더 CX는 (싸이 / (CX는 싸이))]

그리고 CX는, 싸이 커패시턴스 터미널에서 X와 Y 크리스탈을 본적이있습니다.
CX는와 사이 영상의 일부 IC는 이미 내부있을 수있습니다.

현재 수정을 통해 내부 만원 (일련의 저항을 흐르는, 20k시키십시오 - 50k의 32.768kHz 크리스털에 대한) 결정을 가열이 될 수있습니다.만약 너무 많이에도 손상될 수있습니다 크리스탈 방법입니다.주파수 드리프트 온도 변화가 발생할 것입니다.

물론 당신 크리스탈 방출 유지하기를 원할 것입니다 가능한 최대 제조 업체에 의해 허용되는 아래의 방법으로 쌉니다.

짐 윌리엄스 비디오를 32kHz 크리스털 전류 드라이브를 측정보세요
... 수 있도록 "측정 nanoamps"이 페이지에서
http://www.edn.com/videocast/video_tech_clips.html

 
내 질문에, 형제?

난 그냥 했어야 사용, 난 그냥 석영 xtal manufacutre 설명서 카스티 야 매개 변수를 몰라, 그것을 xtal 모델에서 시뮬레이션, 또는 했어야에 포함되어야하는 내 회로로 외부 inluded 수 xtal 모델은 26MHz xtal osc 칩 설계 입력 커패시턴스?

 

Welcome to EDABoard.com

Sponsor

Back
Top