레이아웃"케이던스의

F

freewing

Guest
내가 VCO가의 PSS를 시뮬레이션을 실행 PSS에 어떤 경우에 성공하지 않습니다.하지만 그렇게되면 난, VCO를 진동 않는 다 괜찮 아요 과도 시뮬레이션을 실행합니다.이길 주파수도 맞습니다.그래서 아무도 무엇이 문제이고 어떻게 해결할지 무엇입니까?감사합니다.

 
충분히 긴 시간을위한 초기 트란 시뮬레이션을 실행해보십시오.대부분의 경우에서이 문제를 해결 convergency.

 
진동 주파수를 예측하는 시뮬레이션 PSS에 매우 까다로운 방법.과도 높은 수준의 정확성과 (증가 abstol, iabsoltol, 시뮬레이션 옵션 vabstol) 좋습니다.
만약 당신이 어떤 평론가 떠있는 노드와 같은 짧은 등 PSS에 구성 요소를 순환 노드를 처리하지만, 또한 PSS에 비정상적인 회로 토폴로지를 싫어하는 및 융합 것입니다 그들을 피하기 위해, 그것을 간단하고 좀 더 복잡한 회로 설계에서 사용해야합니다.

그리고 현실적인 모델을 모두 물론이다.거기 아니지만 회로 모델을 ... 잊지 말라

 
후 모든 것이이며, PSS를 시뮬레이션에 관한 70-10 dBc의 / Hz의에 의해 낙관적으로 판명 다.

Pls.참고로이 신문을 읽어 보시기 바랍니다.

Jacobsson, 반장님, 외 알, 낮은 위상 잡음 저전력 IC에서 VCOs 5 - 8 - GHz의 무선
응용 프로그램이, IEEE, 트랜스.엔지니어, 집.48, 아니 12 년 12 월 2000, pp.2,533에서 2,539 사이

그것은 설치 문제 ----> 고토 유령 매뉴얼있을 수있습니다
그것은 토폴로지에 문제가있을 수있습니다 ----> 고토 귀하의 교수 / 상사
그것은 짧은 시뮬레이션을 필요 이상있을 수있습니다 ----> 주말을 죽여라

변이 시작의 효과를 포함하지 마세요.
몇 가지 초기 조건을보십시오.

당신이 그렇게 과도 시뮬레이션을하고있다 설명한대로 위상 잡음 시뮬레이션을 실험실에서 무슨일이 벌어지고 있는지에 대한 핸들을 얻습하는 것이 칩 및 설치에 이상적인 믹서를 사용해보십시오.(이) 여러 개의 주말을 죽이고를 사용하여 광고에 대한 위상 잡음 시뮬레이션를 너무 크게하지 않은 경우 회로입니다.당신을 다시 dBc의 3-5으로 해제됩니다 / Hz의 (라고 위의 종이)

희망이 도움이됩니다.

 
uncle_urfi 썼습니다 :

후 모든 것이이며, PSS를 시뮬레이션에 관한 70-10 dBc의 / Hz의에 의해 낙관적으로 판명 다.

 

Welcome to EDABoard.com

Sponsor

Back
Top