Y
YC
Guest
안녕 모두!
이제 전 C
- 필터 GM의 디자인에있다.
하지만 난 좀 crtical 문제가 있어요.
제발,이 전형적인 GM의 - C를 도식 fig.1 첨부를 참조하십시오.
내가 1/RC 제로를 삽입하려면,하지만 시스템이 매우 낮은 freqency 장대 (DC / DC 컨버터)
안정성을 위해서, 제로 주파수를 처음으로 장대를보다 낮을 수 있어야합니다.
하지만 연구 & C의 값이 너무 큰 통합할 수있습니다.
그래서 첨부 Fig.2와 같은 새로운 디자인을하려고합니다.
주문 있음, 스위치 커패시터 회로를 사용하여 연구 * C 값을 감소하는 데 필요한.
어떻게 구현?
제발 당신의 조언을 알려주세요.
감사합니다!
안부 인사
YC
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다
이제 전 C
- 필터 GM의 디자인에있다.
하지만 난 좀 crtical 문제가 있어요.
제발,이 전형적인 GM의 - C를 도식 fig.1 첨부를 참조하십시오.
내가 1/RC 제로를 삽입하려면,하지만 시스템이 매우 낮은 freqency 장대 (DC / DC 컨버터)
안정성을 위해서, 제로 주파수를 처음으로 장대를보다 낮을 수 있어야합니다.
하지만 연구 & C의 값이 너무 큰 통합할 수있습니다.
그래서 첨부 Fig.2와 같은 새로운 디자인을하려고합니다.
주문 있음, 스위치 커패시터 회로를 사용하여 연구 * C 값을 감소하는 데 필요한.
어떻게 구현?
제발 당신의 조언을 알려주세요.
감사합니다!
안부 인사
YC
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다