레이아웃"의

D

dsula

Guest
안녕,
내가 NMOS은 diff 왔습니다 전시하는 한 쌍의 특정 오프셋.이 오프셋을 입력 공통 모드에 따라 달라집니다.나도 힘든 시간이 효과를 설명했다.누구 아는 사람?이걸 어떻게 피할 수 있습니까?난별로 상관 없어 쌍은 diff 오프셋,하지만 난 큰 공통 모드 입력 범위에 걸쳐 변화하지 오프셋에 대한 관심.

아니면 몇 가지 숫자를 제공합니다.(은 diff 한 쌍의 단일 밀러는 작전 - 앰프했다 화합의 증가)에 사용됩니다
2V에 편견을 입력 난 5mV 출력을 측정한다.
출력은 3V로의 짧은 입력 난 측정 8mV.

모든이에 대한 어떠한 생각도 주셔서 감사합니다.
ds는

 
그건 간단합니다 :

NMOS 쌍 오프셋 주요 물리적 매개 변수의 일치에 따라 달라집니다.거기

1.쓰레 쉬 홀드 전압이 일치하지 않습니다
2.모바일 불일치
3.기판 효과가 불일치

관련 입력 공통 모드 전압에 의존 NMOS diffpair의 오프셋으로 불일치에만 관련되어 기판 경우에는 효과가 없어요.일괄 전압 소스와 NMOS 변화의 문턱 전압.만약 요소도 공통 모드 전압과 효율적인 문턱 전압의 변화가 일치하지 않습니다.

만약, 절연 대량 일반적으로 소스를 연결하여 avaible 당신은 고립 NMOS, 사용할 수있습니다.

 
내가 무엇을 의심 고마워요.
내가 PMOS 켤레로 전환됩니다 꼬리 NWELL 넥타이.

 
dsula 썼습니다 :

내가 무엇을 의심 고마워요.

내가 PMOS 켤레로 전환됩니다 꼬리 NWELL 넥타이.
 
jimway,
with common mode voltage.

질문이 있는데 왜 다른 이유로 오프셋 공통 모드 전압 변화
불일치.게시물을 읽어 주시기 바랍니다!

 
dsula 썼습니다 :

안녕,

내가 NMOS은 diff 왔습니다 전시하는 한 쌍의 특정 오프셋.
이 오프셋을 입력 공통 모드에 따라 달라집니다.
나도 힘든 시간이 효과를 설명했다.
아무도 알지?
이걸 어떻게 피할 수 있습니까?
난별로 상관 없어 쌍은 diff 오프셋,하지만 난 큰 공통 모드 입력 범위에 걸쳐 변화하지 오프셋에 대한 관심.아니면 몇 가지 숫자를 제공합니다.
(은 diff 한 쌍의 단일 밀러는 작전 - 앰프했다 화합의 증가)에 사용됩니다

2V에 편견을 입력 난 5mV 출력을 측정한다.

출력은 3V로의 짧은 입력 난 측정 8mV.모든이에 대한 어떠한 생각도 주셔서 감사합니다.

ds는
 

Welcome to EDABoard.com

Sponsor

Back
Top