C
carporsche
Guest
안녕하세요 guyz,
다음 내 디자인 문제입니다.
TSMC는 0.35um 공정의 CMOS opamp 설계해야합니다.공급 전압은 3.3V입니다
어떤 디자인 고려 사항은 다음과 같습니다 :
1.opamp 설정됩니다 - 최대 비 - 인버팅 구성.
2.높은 개방형 루프 게인 "80dB
3.높은 단일 게인 대역폭을 요구 "300MHz 클럭에서 동작
4.충분한 폐쇄 루프 이득이 있어야합니다
5.출력 전압 레벨 0V에서해야합니다.
적 설계 2 - 장대 앰프를 가정하고 시작했다.디자인 밀러 모자 nulling 저항 2 단계 생각하는 군.이것은 높은 게인하지만, 충분하지 않은 대역폭을 제공합니다.기술이 구성에서 사용할 수있는 무엇?
모든 입력을 크게 감사합니다!
감사합니다!
다음 내 디자인 문제입니다.
TSMC는 0.35um 공정의 CMOS opamp 설계해야합니다.공급 전압은 3.3V입니다
어떤 디자인 고려 사항은 다음과 같습니다 :
1.opamp 설정됩니다 - 최대 비 - 인버팅 구성.
2.높은 개방형 루프 게인 "80dB
3.높은 단일 게인 대역폭을 요구 "300MHz 클럭에서 동작
4.충분한 폐쇄 루프 이득이 있어야합니다
5.출력 전압 레벨 0V에서해야합니다.
적 설계 2 - 장대 앰프를 가정하고 시작했다.디자인 밀러 모자 nulling 저항 2 단계 생각하는 군.이것은 높은 게인하지만, 충분하지 않은 대역폭을 제공합니다.기술이 구성에서 사용할 수있는 무엇?
모든 입력을 크게 감사합니다!
감사합니다!