레이아웃"의

C

carporsche

Guest
안녕하세요 guyz,

다음 내 디자인 문제입니다.

TSMC는 0.35um 공정의 CMOS opamp 설계해야합니다.공급 전압은 3.3V입니다

어떤 디자인 고려 사항은 다음과 같습니다 :
1.opamp 설정됩니다 - 최대 비 - 인버팅 구성.
2.높은 개방형 루프 게인 "80dB
3.높은 단일 게인 대역폭을 요구 "300MHz 클럭에서 동작
4.충분한 폐쇄 루프 이득이 있어야합니다
5.출력 전압 레벨 0V에서해야합니다.

적 설계 2 - 장대 앰프를 가정하고 시작했다.디자인 밀러 모자 nulling 저항 2 단계 생각하는 군.이것은 높은 게인하지만, 충분하지 않은 대역폭을 제공합니다.기술이 구성에서 사용할 수있는 무엇?

모든 입력을 크게 감사합니다!
감사합니다!

 
당신은 몇 가지 중요한 요구 사항을 언급하지 않는다 - 예를 들어, 어떤 출력 스윙을 경우, 무엇을 당신을 위해 촬영 단계에 여백이, 어떻게 입력 공통 모드 범위를 이후에 반전이 아닌 구성을 고려 중입니다입니다.경우에는 300MHz 클럭에서 동작 주파수 화합의 이득과 오후 = 60 - 70deg, 자네가 아닌 지배적인 기둥을 2 배 이상, 600 - 900MHz 대역되어 있는지 확인하셔야합니다.아마 주위에 10GHz의 포트와 함께, 당신은 비 - 1을 지배 주변 극 / 10 포트의 밀어 힘든 시간도 없을 거예요 0.35u 기술을 사용하는 건 어쩔 수 없지만.두 번째 단계 GM의 강화는 현재의 많은 굽습니다.이것은 단지 기술의 한계입니다.이것은, 당신은 이득을 사용하여 생각했다 - cascode 오타 훔쳤지?그런데 출력 스윙을하고 문제가 될 수있는 입력 공통 모드 범위가있을 수있습니다.

 
만약 버퍼가 직업이 당신을 고려하는 것이 좋습니다
전류 피드백 앰프는 스타일.그것을 쉽게
안정적인 높은 대역폭.아니, 난 하나와 본 적이 있는지
출력 스윙 (와 언제든지 땅에
레일 스윙, 귀하의 이득 화장실에 갈 책임이있다
아마도 당신이하지 않으면 저항이 소스로드
낮은 전력을위한 규범되지 않습니다 추종자 출력,
의 CMOS).

거기에 특별한 이유라도 있나요 이유 앰프 계단식 수없습니다
사용할 수 있습니까?겸손의 이득 2 광대역 증폭기 수있습니다
쉽게 실현합니다.당신은 마 -이 -하도록 그것을 하나의
정식 "Op 앰프"에 게재, 또는이 단지 귀하의
시작 컨셉?

 
@ sutapanaki
출력 전압 스윙이 파이프라인 ADC의 전압이 입력 될 것입니다 피크 2 v를 정점해야합니다.내가 cascode 출력 스테이지의 출력 저항을 강화 구현의 높은 게인을 구하십시오 생각 했어요!난 주위를 속인 200MHz의 단일 게인 대역폭을 구하는 방법을 관리할 수도 있지만 주위 60dB 이득을 달성했다.
표정이 맘에 안 나는 techinques 증폭 이득을 구현할 필요가 않습니다.제발 사양에서 0V 출력을 무시!@ dick_freebird
나는 폭포로서 구현의 가능성을 생각하지 않았습니다.어쩌면 내가 어떻게 작동 전류 피드백 앰프에 더 찾아보기해야합니다.
어쨌든 덕분에 당신의 응답에 대한 많은올린날짜 2 분 후 :또 다른 질문 하나 할께요.

어떻게 내가 디자인 어디에 폐쇄 루프 이득 및 frquency를 달성하기위한 사양을 가지고 일을 할 최고 50MHz 20dB의 (예를 들어 단지의 증가에 대응하는 말!)

 
내가 당신을 얻을 귀하의 80dB 게인 일어나 증폭을 사용해야하지만, 그것을 기둥 귀하의 단일 게인 주파수 주위에 0 쌍으로 바로 만들 수있습니다 믿습니다.내가 이득과 비슷한 버퍼 설계 접혀 boosted - cascode 연산 증폭기.82dB 게인과 단일 게인 주파수 360MHz이었다.0.15um 기술을 했었지 ...

 
네, 바로 JoannesPaulus.이제 우리는 당신이 ADC 용 이는 빨리 특정 시간 내에 해결하는 데 필요한 수단이 필요 amplifer 알아요.만약 당신이 얻을 디자인, 그렇지 않으면 정확한 시간이 필요하면이 시간 동안 해결하지 못할 것입니다 당신이 쌍으로에 대해 잘 돌볼 필요가 앰프를 넘어섰다.그 문제에 클라스 Bult에 의해 종이를 검색합니다.5 월 당신의 사건에 도움이 될 수있습니다.

 
안녕

제가 무슨 말을해야 의미 작전에서 출력 - i를 파이프라인 ADC를 위해 입력됩니다 디자인이 원하는 앰프했다.연산 증폭기는 ADC가 날 의해 설계되지 않습니다 사용할 수있습니다!

귀하의 입력을위한 감사합니다 많이!게인 증폭에 대한 디자인을 해보 윌 및 cascode configs 접혀.

@ JoannesPaulus : 당신이 도착 설계 날 이끌어 줄래?.당신은 모든 표준 구성을 사용 했나요?

다시 한번 감사 드려요!

 
그것은 매우 표준 이득이었다 완전 차동 접혀 - cascode 증폭기를 넘어섰다.이득 증폭기 증폭 간단한 단일 종단 소스 추종자했다 (4 그들 중).
또한 7 년 전 ...

 
내 디자인의 또 다른 요구 사항을 하나의 출력이 종료됩니다.만약 내가 틀렸다면 오전 제발 정확하지만, 이것은 장대 (지금 ??!!). 오전 만들어 출력 전류를 미러링이 필요합니다
이상의 이득 내 디자인에 매우 높은 대역폭을 필요로합니다.다른 고려 사항 후에 다음과 같은 최종 사양을 될 수
개방형 루프 게인 "60dB
통합 게인 주파수 : 800MHz의 1 GHz의
출력 스윙 : 2V

앰프는 확실히 아닌 구성 반전 : 여기 잡아 사용될 것입니다 비록 :
음성 단자 안테나 (어떤 콘덴서와 같은) 행동 및 안테나 여기 긍정적인 것입니다 터미널에서 연결됩니다.
회로 차별과 같은 행동을 시작합니다.(기본적으로 0 장대 이전) 누구 좀 도와 발생!

어떻게 생각하는지와 같은 증폭기를 설계하는가!
모든 입력 큰 도움이 될 것입니다!
감사합니다!

 

Welcome to EDABoard.com

Sponsor

Back
Top