레이아웃"오프셋

K

kickbeer

Guest
안녕하세요,

나는 내 정확한 제로 접는 교차로 신호의 결정에 문제가 있어요.언제 내가 이상적 0 시뮬레이션할 수와 비교할 때 건너는 이미 편차 aroun 교차로 0 3mV입니다.내가 차동 쌍 트랜지스터의 크기가 클수록하지만 난 아직도 이상에 가까운 값을 얻을 수 있도록 노력했다.항상이 보였다.사람이 어떻게 해결하는 방법에 대한 아이디어가?

 
저기 일관성, 오프셋은 0이 될 수없는 하나의
종료 출력 시스템입니다.대칭 균형만이 제거할 수있습니다
체계적인 오류가 균형 불균형 프런트 엔드
한쌍의 효율적인 전송 기능.

당신은 차동 회로에 전엔 더 많은 이득
당신이 종료 단일 가면 더 "입력을 줄일 수
단일 입력의 "구성 요소 오프셋 오류가 발생했다이라고도합니다.
하지만 당신은 좀 더 안정 비애와 함께 더 많은 단계를 선택하십시오.
출력 Cascoding / 게인 스테이지 이득 및 최대 드라이브 수
그 단계에서 다른 공통 모드 제거 감수성
아마도 추가 지원합니다.어느 정도하려면 첫 번째은 diff -
하는 단일 변환 시점 범인, 거기에 이득 늘리기입니다
로드 일치하는 데 도움이 전류 밀도를 얻기 위해 무대에 거울
이상적으로, 게인 스테이지 경기 Vds 만들기
거울 Vds 등 좋은

 
안녕하세요 dick_freebird,

폴딩 회로의 출력을 차동 내지만, 단일 입력이다 통해 UR 정보를 위해.W 및 패 가능 한한하지만 큰 다음에는 한도 내 회로가 더 이상 작동하지 않습니다 내가 만들려고.난 그저 1 ÷ (√ WL)의 규칙에 따라.당신이 첨부 파일에 대한 나의 설계도를 볼 수있습니다.그것은 transimpedance 앰프와 앰프를 접는입니다.내가 계단식으로 계획 않아 거기에 바이어스에 문제가있을 수 있습니까???당신은 그것을 볼 수 있을까요?고맙습니다 고급
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 

Welcome to EDABoard.com

Sponsor

Back
Top