레이아웃"아날로그

P

p.sivakumar

Guest
안녕하세요 모두
난 디지털 표준 셀 레이아웃을 ........ 알아
난 아날로그 레이아웃, 그러니 새로운 오전
어떤 하나의 설계도에서 아날로그 레이아웃의 흐름을 설명할 수 있을까요? 왜 우리는 아날로그 레이아웃을 그릴 소요해야합니다 제약입니까?
무엇 Salicide 저항인가? 무엇 salicide 및 unsalicide 저항 사이의 차이점은 무엇입니까?감사합니다
시바

 
물론 아날로그 레이아웃이 constarints U 준수해야합니다
트랜지스터 1 - 일치하는 수준 및 R, 노스캐롤라이나.
2 - 칸트의 상품.
3 - 파워 트랙의 너비 poewr 추적을위한 최고의 금속 leve 사용할 수있습니다.
4 중요한 brancs에서 paracitics (라인 들고) 신호.
5은 HF 라인 overlaping 및 바이어스 피하십시오.
6 - 아날로그 레이아웃 게재 위치를 가장 중요하다.
7 - 통해 UR 레이아웃이 좌우 대칭 만들려고.
8 - 제대로 라인 overlaping에서 필요한 차폐를 사용하여
9 - 폴리 connecton 방지
10 - 사용 1-3-5 ..금속과 수직 방향으로 2-4-6 금속의 수평

<img src="http://www.edaboard.com/images/smiles/icon_arrow.gif" alt="화살표" border="0" />
 
salicide이 자기 alligned silicidation,
silicidation 폴리 "polycide는"내화물 금속을 추가 또는 접촉 저항했다.
거기에 저항 감소 모든 경우에서 내화물 금속 "즉, tangestun 승"폴리이나 보급 당연하지만, 잘라내기, 알과 같은 금속에 비해보다 낮은 저항하고있다.
silicides이 단락 MOS가 발생할 수있습니다 알, 잘라내기시로의 "보급 내공 막기 위해 금속을하기 전에 상처 연락처에 추가됩니다,이 알 용해도로 씨에 의한"일이

자기 alligned 우리가 한 단계에서 폴리와 연락처와 저항 silicidation 일을 의미합니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top