레이아웃"를

G

Guest

Guest
안녕하세요,

아무도 방법을 단계로하여 Bandgap 레퍼런스 회로 단계에서 사이트 디자인에 대한 몇 가지 리소스를 참조할 수있습니다 나를?

난 자기 설계 - 팔은 안으로 굽지 bandgap 회로는 아래 그림처럼 보이는 0.35um 기술에 필요 한가?아무도 그것을 시작하는 방법을 말씀해 주시겠습니까?

도움 감사합니다.

이단

 
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
여부를 나는 다음과 같은 자기의 하단에 아래의 두 개의 PNP에 추가할 수있습니다 BJTs 일부 계산 회로를 바이어스 생각하십니까?
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
방법 1로 될 디자인 그리고 바이어스는 현재 당신이 그들의 다음 크기 수법의 살인인 트랜지스터가 포화 상태에 전류를 지원해야 찾을 수 BJT IV에 곡선 시뮬레이션.(쓰기 방정식 및 파생 모든 꽤 도움이 될 것입니다) 첫.또한 시뮬레이션과 부정적인 질문에 대한 온도 계수를 계산합니다.그렇다면 질문 및 온도 계수는 표현을 상기 저항에 전류 표현을 찾으십시오.지금은 그냥 그렇게 그들은 절대적인 가치를 동일 크기 매개 변수를 설정합니다.그럼 그냥 시뮬레이션 그리고 당신은 늘리거나 온도 저항에 전류 감소 계수 몇 가지 매개 변수를 조정할 필요가있습니다, 따라서 지속적인 VREF 얻을.

 
일반적으로, SPICE 모델 아니 아주 정확하게.그래서, 트리밍 첫번째로 실행할 필요합니다.

 
첫째, 나는 첫 번째 숫자가 4V 전원 공급 장치와 함께보다 작은 bandgap을 구현할 수 없다고 생각한다.왼쪽의 편견 때문에 두 개의 전원 공급 장치 사이에 4 개의 다이오드와 cascoded, 그것 잘 회로 전원 공급 장치의 작은 여백 범위에서 작동됩니다.

1.설계 단계 전력 소모를 존중 전류 바이어스 두 다리 determing 수있습니다;

2., 그렇게 확신 PNP는 두 다리의 비율과 일치하는 레이아웃을 고려하시기 바랍니다 PNP는 단위 면적 방출 전류 밀도하게, 그리고 저항 ptat 전류에 의해 결정됩니다;

3.0 TCF와 대응에 있는지 확인하십시오 PNP에와 저항 값을;

4.아마, 내가 Op 앰프이어야 안정을 위해 동일한 수준으로 사용 될 수 있다고 생각;

5.마지막으로 시동 회로 설계;

 

Welcome to EDABoard.com

Sponsor

Back
Top