A
ASICK
Guest
안녕,
난 아날로그 IC.I에 초보자지만, 몇 가지 이론을 읽고 그것을 시뮬레이션 할 때 오면, 난 그냥, 직류 바이어스 무대에서도 길을 잃었입니다.나는 간단하게 (밀러 설계), 어느 날 200 (둘 중 하나 또는 2 단계의 게인 줄 것이다), 난 주파수 응답이나 보상은 걱정하지 opamp 노력하고 있어요.내가 원하는 건이 이득은 diff와 앰프가 좋은 입력 및 출력 CM은 다양하다.내가 .25 U TSMC의 종지를 사용하는 기술입니다.Vdd = 2.5V의에서 VSS = 0, 하단에서 상단의 그것 nmos, 둘은 diff 아래 Nmos 현재 미러에 두 개의 PMOS 로드할 수있습니다.꼬리는 현재 20u, 10u되므로 각 팔에 현재.내가 VOD =. 4처럼 가지고 싶어, 난 승 계산 / 내가이 정도로 현재와 혹사,하지만 난 드레인 전압을 컨트롤 할 수 없을거에요.어떻게 드레인 전압을 알아 내실 건가요?바로이 종이에 보이는 내 계산에서 종지 타고 있지만 하나 이상의 다른 선형 또는 반대했다.만약 나도 몰라, KP와 Vth의 (109.7uV/AA, -25.5uV/AA, Vthp =-. 53, Vth, 아 =. 495V의 오른쪽 값을 가지고 있고 심지어) 내가 뭘 잘못 한거야 확실하지 않은데?어떻게 이상적으로 설계 프로세스를 시작합니까??(내 손을 첨부 ckt 또한, Pls 해달라고 웃는 그림 파일) 제출
누군가가 방법을 편견과 승 / 패 계산, 무슨 드레인 전압을 컨트롤 내용에서, 날 도와주지 및 물건)?정말 감사합니다.매번 시도를 좌절하고 포기 ... (희망이) 만약 당신이, 당신의 도움이 thnx 감사 것입니다 지금까지 시도에 대한 자세한 정보가 필요 알려주 게시하기 위해 적절한 장소
난 아날로그 IC.I에 초보자지만, 몇 가지 이론을 읽고 그것을 시뮬레이션 할 때 오면, 난 그냥, 직류 바이어스 무대에서도 길을 잃었입니다.나는 간단하게 (밀러 설계), 어느 날 200 (둘 중 하나 또는 2 단계의 게인 줄 것이다), 난 주파수 응답이나 보상은 걱정하지 opamp 노력하고 있어요.내가 원하는 건이 이득은 diff와 앰프가 좋은 입력 및 출력 CM은 다양하다.내가 .25 U TSMC의 종지를 사용하는 기술입니다.Vdd = 2.5V의에서 VSS = 0, 하단에서 상단의 그것 nmos, 둘은 diff 아래 Nmos 현재 미러에 두 개의 PMOS 로드할 수있습니다.꼬리는 현재 20u, 10u되므로 각 팔에 현재.내가 VOD =. 4처럼 가지고 싶어, 난 승 계산 / 내가이 정도로 현재와 혹사,하지만 난 드레인 전압을 컨트롤 할 수 없을거에요.어떻게 드레인 전압을 알아 내실 건가요?바로이 종이에 보이는 내 계산에서 종지 타고 있지만 하나 이상의 다른 선형 또는 반대했다.만약 나도 몰라, KP와 Vth의 (109.7uV/AA, -25.5uV/AA, Vthp =-. 53, Vth, 아 =. 495V의 오른쪽 값을 가지고 있고 심지어) 내가 뭘 잘못 한거야 확실하지 않은데?어떻게 이상적으로 설계 프로세스를 시작합니까??(내 손을 첨부 ckt 또한, Pls 해달라고 웃는 그림 파일) 제출
누군가가 방법을 편견과 승 / 패 계산, 무슨 드레인 전압을 컨트롤 내용에서, 날 도와주지 및 물건)?정말 감사합니다.매번 시도를 좌절하고 포기 ... (희망이) 만약 당신이, 당신의 도움이 thnx 감사 것입니다 지금까지 시도에 대한 자세한 정보가 필요 알려주 게시하기 위해 적절한 장소