레이아웃을"절

J

Jenifer_gao

Guest
안녕하세요 모든 :

내가 안정성에 대한 EECS140의 버클리 대학 강의를 듣고있어.저기 클래스 AB 입력 스테이지 크로스 차동 쌍,이 첨부된에 대해서도 있었고 회로입니다.내가 정말이 회로를 작동하는 방법을 이해하지 않습니다.왜냐면의 설계도, 노드 A 및 C 바이올렛 같은 전압이 노드 및 노드 B와 D 바이올렛의 같은 전압이 노드.하지만 난에서 노드 사령 노드 생각, 그리고 2Vdsat 2 가상화 기술에 대한 전압 드롭이 디로 노드 B에서 같은 일을 그리고 난 여기 꽤 수준 변화의 기능을 이해하지 않습니다.
아무도 그것을 설명할 수 있습니까?감사합니다.

일본
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
그 누나는 C 물리적으로 연결되어 있지 않은 것 (resp. 바이올렛 - D를 위해).
그 2.Vt 변화로 인해 동일한 경우에만 맥 부분.
BTW, 당신은 그것을 시뮬레이션하려고 했지?

 
아니 아직은 그것을 시뮬레이션 할.그래, 난 시도해야

 
기호 주목 : 바이.그것의 의미 복잡한 변수, phasor 또는 신호의 rms의 가치

 
저 정말 "작은 신호"그래서 표기법을 vi와하지 바이있습니다

 
수준의 변화 (즉, M6와 M3 또는 M7은과 M2)가 제대로 편견의 핵심 장치를 유지하는 데 필요한있습니다.Infact, 주어진에 대한 편견이 당신 DVgs 보장 Vth 필요가 현재 각 강력한 반전 상태.

그 M1과 M4가 행동 소스 추종자는 여기에 (거의) 이상과 같은 그 작은 신호의 관점에서, 당신은 핵심 장치의 입력 / -에서 동일한 vi가 필요합니다.

그렇다면 핵심 앰프에서 각 장치의 변조 GM의 * vi가 / 동일한 전류 - ...이제 여러분의 수학을 할 수있습니다.

네이슨

 
네.M1/M4의 기능은 높은 입력 임피던스를 달성, 그리고 그 M5/M8 그렇게 편파있습니다 M6/M7 제대로 입력 신호의 DC 레벨을 이동하는 것입니다.왜 겨우 C 말이 맞아,하지만 DC 전압 드롭이 차례로 가리킨에서 전압 드롭에 대해 언급했다.두 지점의 작은 신호 전압 소스와 동일합니다 게이트 및 부회장의 작은 신호는 다음과 유사도 마찬가지입니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top