-"레귤레이터 잡음

G

Guest

Guest
내가 레귤레이터의 레퍼런스로 사용 bandgap 출력.
레귤레이터 larege 때 현재, 거기에 전력을 그물에서 전압 드롭 다운됩니다 주셔서 감사합니다.이것은 레귤레이터 출력에서 본 다음, 큰 편차 bandgap의 출력이 영향을 미칩니다.

어떻게해야 bandgap 출력을 안정적으로 만들 수 있습니까?

추신 : 만약 당신이 bandgap의 PSRR engouh 아니라고 말한 것처럼, 내가 생각하는 것은 불가능합니다.주된 이유는 전원 그물을 드롭하게 현재, 그리고 대형 그것 bandgap을위한 정상적인 전압을 복구하려면 시간이 오래 걸립니다.싱크대 경우 현재 사이클입니다 bandgap 출력을 회복하지 못할 것입니다.

 
하셨고 더 바보 같은 썼습니다 :

어떻게해야 bandgap 출력을 안정적으로 만들 수 있습니까?
 
1, 당신은 전원 버스로 충분히 큰 전류 공급이 강한 로딩되어 있는지 확인이 bandgap의 전원을 찾다 수있는 문제가 충분히 당신이 원하는 이상적인 가치를 Ouput 높은 수준이다.2, 당신은 필요 bandgap 회로의 최적화, 잘 낮은 전력에서 작동 coud.올린날짜 2 분 후 :3, 당신이 필요 귀하의 레귤레이터 회로, 출력, P의 크기 / N의 존재가 증가 최적화,이 권력을 effact 줄일 수있다.

 
1.전원 그물 너비가 지금은 고정됩니다.
난 그 권력의 높은 주파수의 노이즈를 bandgap 출력 효과됩니다 혼란 스러워요.어쩌면 단계 여백 문제입니다.

2.내가 bandgap 디자인 않습니다.하지만 난 새로운 bandgap 때 전원 전압 차이가 작동하지 않을 수입니다.
시뮬레이션의 어떤 종류의 실행이 보장되어야하는가?PSRR 또는 전원 노이즈와 트랜스 시뮬레이션?

3.나는 당신과 동의하지입니다.PMOS 경우에는 크기가 큰 때 드롭 다운 레귤레이터의 출력에는 전원 그물에 큰 전류 흐름 패스 레귤레이터는 출력 PMOS 될 것입니다.전원 노이즈가 큰 것입니다.

 
당신이 전원 버스 폭 고칠 수있어 기뻐요.
만약 위상 마진을 충분히 크고 사용되지 않습니다 1) 단계는 마진이 높은 소음에 영향을주지 frequence, bandgap 출력 것이 osc .., 혹시 전원 노이즈에 대한 걱정이 필요 PSRR 실행하고 addd 커플링 캡 및 필터 저항과 모자 bandgap 출력 리플을 줄일 수있습니다.

2) 당신이 필요로 설계하면 전원 버스 적외선 방울까지 다 마셔, 당신은 bandgap 전원 수 있도록 충분한 전력을 여백있다.그리고 너, 전원을 쓸어 수와 함께 bandgap 일도 잘 할 수있는 가장 낮은 전원을 확인하십시오.

3) 전원 노이즈 레귤레이터 출력이 영향을 것이라고, 그것이 사실이라면, 이미 그것을 줄일 수있는 방법은없습니다.하지만 대형 (매우 큰) 바이패스 및 전원 버스 레귤레이터는 출력에서 커플링의 뚜껑을 추가할 수있습니다.

행운을 빕니다.

 
내가 Areky_qin 동의합니다.
권력의 어떤 소스를 사용하고 있습니까?일반적으로, 적외선 드롭되어 나쁘지 않아 PCB의 레이아웃이나 IC 심각한 안됩니다.만약 자사의 시뮬레이션의 경우에는 심지어 IR 뉴스 드롭 다운됩니다.
그러나, 만약 당신이 레귤레이터는 부하 단계를 자주 parastic 인덕터에 의해 임피던스 당신 PCB의 심각한 수있습니다, 그래서 좋은 PCB 레이아웃 전력 시스템에 중요합니다.

Reguards.

 

Welcome to EDABoard.com

Sponsor

Back
Top