(디지털)"저전력

G

Guest

Guest
오늘날 점점 더 크고 복잡한 디지털 IC 및 시스템 - 온 - 칩 (SoC) 설계, 디자인, 전원 폐쇄 회로 전원의 무결성을 하나의 주요 엔지니어링 과제가되고, 따라서 -하려면 장치의 총 시간에 영향을 미치는 시장을 시작했다.

일부 장치에 의해 전력 소모의 전단 금액은 중요한 디자인 문제가 발생할 수있습니다.예를 들어, 최근의 CPU는 130 왓츠과 동일한 1.3 볼트에서 100A 소모 발표!장치의이 클래스는 고가의 포장 및 방열판이 필요합니다.칩을 통해 열기 그라디언트, 그리고 물리적 칩에 모든 전력을 전달하는 역할을 기계적 스트레스가 조기 항복하는 주요 원인이 수가 아닌 사소한입니다.따라서, 장치가 아닌 사용하기위한 것입의 경우에도 휴대용 장비는 어디에 충분한 전원을 쉽게, 전원 가능 인식 디자인의 크기와 비용을 전원 공급 장치 및 냉각 시스템과 같은 고려 사항을 존중 경쟁 이점을 제공할 수있습니다.

전력의 대부분은 고려 저전력 설계의 경우에는 더욱 악화됩니다.배터리의 사용 증가 휴대용 (종종 무선 전원) 전자 시스템 IC 및 파워의 가장 작은 가능한 양을 소비의 SoC 디바이스에 대한 수요가 운전이다.

때마다 다른 노드에서 하나의 기술 산업으로 이동하고, 기존 전력 제약 조건을 강화하는 새로운 제약 등장.하기 위해서는 성능과 장치의 신뢰성을 최대화하기 위해 전원 관련 제약 지금은 전체 디자인 플로우에 걸쳐 부과되고있다.오늘은 매우 크고 복잡한 설계의 경우, 그리고 전력 소모를 최소화하고 안정적인 전력 네트워크를 구현하는 디자인 팀의 주요 과제가되었습니다.

최적의 저전력 설계를 생성시기와 같은 디자인 플로우의 여러 단계에서 - 대 - 전력 및 영역에 비해 전력 tradeoffs 만들기 포함됩니다.성공적인 전력에 민감한 디자인 엔지니어를 정확하고 효율적으로 능력을 가지고 이러한 tradeoffs 수행이 필요합니다.하기 위해서는이 달성 엔지니어과 함께 통합과 대 전체의 RTL - GDSII 플로우를 통해 적용할 필요가 적절한 낮은 전력 분석 및 최적화 엔진에 대한 액세스를 필요로합니다.

또한,하기 위해서는 다양한 효과 사이의 복잡한 상호 작 용할 수 처리, 그것의 통합 디자인 환경을 사용하는 모든 전동 공구의 서로 완벽하게, 그리고 또 다른 흐름 분석 및 구현 엔진과의 통합이 필요합니다.예를 들어, 주문을 완벽하게 전압 강하 효과에 미치는 영향에 대한 계정에, 그 타이밍에 대한 휴대 전화 -에 의해 셀 기준으로 실제 전압은 상품에 따라 derate 수있는 환경이 중요합니다.

타이밍 분석 엔진은 다음이 보육 센터
\ 타이밍의 데이터를 사용하여 중요한 경로를 잠재적인 변경 사항을 식별할 수 있도록해야합니다.회전 최적화 엔진은 적절한 수정이 타이밍 변화의 결과로 나타나는 문제가 잠재적인 설치 또는 보류 주소를 확인해야합니다.

이 신문은 먼저 가장 중요한 전력 소모 및 배포 고려 사항을 설명합니다.- 그것은 전체의 RTL - GDSII 설계 플로우를 통해 이러한 전력을 고려 주소 진정한 저전력 설계 환경에 대한 요구 사항은 다음을 소개합니다.

심판하시기 바랍니다 : h ** P는 : / / www.eedesign.com/story/OEG20030609S0059

 

Welcome to EDABoard.com

Sponsor

Back
Top