(디지털)"의

T

ThaiHoa

Guest
이제 모델 팀에서 일하고 있어요 ....그래서 내가 어떻게 Verilog를 사용하여 모델을 작성 가르쳐 문서가 필요합니다.누구 모델에 대한 좋은 문서가 있나요?

 
너도 모델 팀 ?????에 의해 무슨 뜻
만약 통해 UR 시뮬레이션 모델에 대한 이야기 ...거기 lotsa 워드 프로세서들은 ..하지만 제목을 통해 UR "4 합성"라고????rgds
eda_wiz에 의해 2006년 4월 2일 12시에 편집한 마지막으로, 1 시간을 편집한 총

 
모델 확인을 위해,하지만 대신 synthesesis 아닌 가요?난 이해가 안 돼요.하지만 만약 당신이 Verilog를 사용하여 모델을 작성, 당신은 특별한 기술이 필요하지 않습니다.사실 어려운 것도 아니다.

 
쓰기 모델은 RTL 코드를 작성할 수있는 테스트 기능을위한 대상으로 모델을 사용하여 대상 칩 팀 시스템에 대한 (완벽한 경우)를 만듭니다.
회로 - "모델 ---"SoC를
\ /
\ /
레이아웃 - - "생산 칩

 
좋아요 ..당신은 시뮬레이션에 대해 할 말이 / 행동 모델 의미 ....
하지만 제목이 "합성 모델 작성"오해의 소지가있을 것 같습니다 ..

음, 만약 당신이 서적 포럼 lotsa 도서를 찾을 수있습니다 Verilog에서 모델 wrting있습니다.
내가 권하고
1) Verilog에 사미르 Palnitkar의 책
2) Jayaram bhasker의 책
eda_wiz에 의해 2006년 4월 2일 12시 3분에 편집한 마지막으로, 1 시간을 편집한 총

 
당신이 무슨 뜻인지 생각하여 합성 회로의 테스트 모델을 작성하는 것입니다
일반 모델 behavier입니다 설명 (예 : MCU는, 램, ROM과 ...)
공급 업체에서 제공하는 IC에서 디자이너를 시뮬레이션 할 수 있도록.
귀하의 직장 내 생각에 좋은 모델을 작성하는 모델을 작성하는 것입니다, 당신은 매우 복잡한 Verilog / VHDL 구문을 사용하지만, 필요하지 않는 모델은 실제 시스템 온 칩 (의 RAM, ROM과 같은 파도가 grnerate 수있게해야합니다 ...), 및 시뮬레이션 모델만을위한 synthesised되지 않을 수있습니다.

 
당신은 어떤 "황금의 모델은"검증 방식에의 행동 모델을 작성하는 뜻.당신이, 당신은 시스템의 기능을 설명하기 위해 높은 수준의 코드를 작성하고 한 손에 설명했다.다른 한편으로는, 당신이 실제 하드웨어로 변환 합성 코드를 작성합니다.이 단계 후에, 당신을 확인하는 두 가지 모델을 비교할 수있는 검정 또는 사양 (높은 수준의 모델) 구현 (은 RTL 합성 코드) 만족을 증명.
당신이 다음과 같은 책을 공부하는 것이 좋습니다 :

시스템 온 칩 검증 : 방법론 및 테크닉
저자 : Prakash Rashinkar, 피터 패터슨과 Leena 싱
케이던스 디자인 시스템즈 Kluwer 인문 게시자

두지 못하는 경우 전자 찾을 - Electroda 도서 업로드, 나를 거기에 업로드 알려주시기 바랍니다.

안부,
사의 KH

 

Welcome to EDABoard.com

Sponsor

Back
Top