(디지털)"무엇을

A

armardu

Guest
무슨 "논리 넥타이 - 세포"SOC를 발생에서 벗어?날 (상세 ...) 도움이 PLZ

 
타이 세포에서 '트랜지스터 게이트를 연결하기 위해 사용되는 로직 레벨을 '1'과 '0의 ESD 보호를 제공합니다.

디자인 트랜지스터 게이트 '논리 '1 연결 및 로직 '0'영구적 즉, VDD 및 VSS 로직 레벨이 필요할 수있습니다
그것은 일반적으로 근처의 전원 공급 라인에 의해 도청되고있다.

하지만 단지 신호의 ESD 보호를받습니다, 타이 세포 오프 저문 및 전원 라인을 사이에 삽입될 수있습니다 트랜지스터 게이트를 확인합니다.

이러한 세포를 표준 셀 라이브러리의 일부입니다.
SOC를 만날 타이에 연결하기위한 옵션을 설계하는 세포가 떨어져있다.

 
친애하는 친구,

이것은 또한 타이 높은 세포 (어떤 Vdd 5V의 항상)에 묶여있다 되나이다

그리고 타이 낮은 전지 (항상 VSS를하거나 항상 0V)에 묶여있을 것입니다트랜지스터의 게이트를 설정하거나 전원 및 접지 바운스로 인해 해제합니다.이 문제로 인해 발생합니다.그래서 만약 게이트에 VDD에만 그것을 Pcells 가까이 와야 차례있다.이 Tie_high라고합니다
마찬가지로

게이트에서 VSS 경우에만 그것을 N_cells 가까이 와야을 해제했다.이 Tie_low이라고합니다.이 Pcells 및 Ncells 표준 셀 라이브러리의 일부입니다.

즐기다
phutane

 
당신은 무엇을 pcells 당신에 대해 얘기하는 ncells 사람들이 날 설명할 수 있습니까?

 

Welcome to EDABoard.com

Sponsor

Back
Top