(디지털)"만들기

J

jjean

Guest
안녕하십니까,

내가 디자인 lsi_dumpports 명령을 사용하여 VCD를 덤프하려고했다.나뿐만 아니라 양방향 포트 수 있도록 디자인 포트를 덤프하는 데 필요한.신호 설계 submodules에서 그물 될 수있습니다.어떻게하면 이러한 모든 포함하여 VCD를 만들어 lsi_dumpports 어떻게 사용합니까?혼란 스러워요 이유는 경우에만 모듈 이름 lsi_dumpports에게 주어진 수있는 방법을 그물 밖으로 덤프를 사용할 수있습니다 무엇입니까?

또한, 이미 lsi_dumpports 및 dumpvars 명령을 사이에 차이점은 무엇입니까?

어떤 도움 주셔서 감사합니다
안부,


 
나는 파도가 VCD를 만듭니다 aa는 약간의 VHDL 코드 worte.당신이보고 싶을 수도있습니다 :
http://bknpk.no-ip.biz/leon_2.html

 
내가 lsi_dumpports 명령을 / PLI; 그래서 VCD에 덤프 작업을 Verilog 사양에 정의된에 대해 다음과 같은 유용한되지 않을 수있습니다 대해서 잘 몰라요.

전형적인 접근 방식은 다음과 같이합니다 :
1) VCD를 파일 만들기
$ DumpFile을 (<fileName> "
2) 지정 변수 (포트, 레지스터, 신호 등) () 덤프를 기록
$ dumpvars (<level>, variables/modules>의) <list;
<level> = 0 - "모든 모듈
<level> = 1 - "한도는 현재 수준으로 ohter 단어, 모듈 (들)에 지정된 시간에만 변수, 그리고 기타 등등
4) 원하는 경우는 VCD 파일의 크기 제한 :
$ dumplimit (<fileSize>)
3) 원하는 경우, 정지 / 일시 정지 / 재개를 통해 반덤핑 :
$ dumpoff;
$ dumpon;
4) 원하는 경우, VCD 파일 버퍼를 플러시 선호 직전 시뮬레이션 끝
$ dumpflush;

희망이있습니다!

 

Welcome to EDABoard.com

Sponsor

Back
Top