(디지털)"라인을

R

rahulgbe

Guest
안녕,
난 의심의 기본 설정과 입력 멀티플렉서에 대한 타이밍 계산에 관한.MUX 입력 및 출력 레지스터의 집합 사이 combinational 로직 경로의 일부입니다.
순서뿐만 아니라 잡고 시간을 위반 최대 클럭 주파수를 계산하여이 경로의 최대 논리 지연 찾아야 해요.
어떻게 데이터가 '또는'에서 지연 '논리 경로 지연을 찾아 사용할 수 있도록부터 먹스를'지연입니까?

 
운영 엉 작전에 이르기까지, 경로 지연))을 찍기 위해 IP에서 / (맥스 (경로 지연 = 1 주파수 최대

이 방법은 모든 회로를위한.

 
사실, 대부분의 방정식에 의해 주어진 시간 논리 회로에 대한 출력을 계산하여 허용되는 최대 크기를 나타냅니다 : 정확하게

콤보 논리의 T는 (최대 지연) "= T는 (시계) TC를 Tsetup - Q를 Tskew

위의 T는 (24 시간) 누구 반비례에서 알아봐 최대 줄 것입니다.운영 주파수

 
내가 온 Fmax = 1 / (최대 지연 / P는 O를 위해 / P는 엉 O를 위해 / P는에서 최대 지연) ...

 
이봐, 여기에 최대 주파수 될

먹스를에 대한 1/delay ()의 IP 조합에 enale
먹으렴 모두

reg을위한 셋업 시간을 충분히해야합니다 먹스를 사이의 지연보다.

 
그래, 난 그렇게 생각anjali 썼습니다 :

운영 엉 작전에 이르기까지, 경로 지연))을 찍기 위해 IP에서 / (맥스 (경로 지연 = 1 주파수 최대이 방법은 모든 회로를위한.
 
핀 작업을하는 경우 한 번에 일정을 개최 활성화.
당신은, 및 사례 분석 1 STA를 설정할 수있습니다 enable_pin 다음 사례 분석을 0으로 설정하고 다시 STA를 않습니다.조교 도구 긴 경로를 결정한다.
그냥 STA를하지 않은 경우.

 

Welcome to EDABoard.com

Sponsor

Back
Top