디자인 LNA 9 GHz의를위한 트랜지스터

A

arisesa

Guest
제가 도움이 필요, 내 프로젝트에 대한 9,4 GHz의 LNA 적합한 CMOS 트랜지스터가 무엇을 기획하고 싶은가? 내 시뮬레이션도 S 매개 변수 파일이 필요합니다. 어떤이 제안하는 건가?
 
이득 20-30dB, NF : 그 트랜지스터는 나를 약 10 dB (내 specitication을 습득하다 발견
 
아니, 당신은이 주파수에 하나의 무대로 이득 이런 종류에 연결할 수 없습니다. 최소한 2 단계를 사용해야합니다.
 
NF이 주요 관심있다면, 그 frequency.Instead에서 바이폴라 트랜지스터 잊어 버려요, 당신은 대상에 대한 SiGe HBT의 또는 MesFET 트랜지스터를 선택합니다. 20~30dB는이나 interstage의 matchings 잘 설계되고 구현되지 않은 경우, 당신이 느슨하게 얻을 것이며, 그 결과로, NF 때문에 적어도 3 단계의 매우 신중하게 설계되어야 하나의 무대로 procured 수 있습니다 .. 그것은 discretes로 물어 힘들거야
 
지금은 새로운 문제를 (새 질문)가, 모두 감사합니다,하지만. 제가 모의 내 디자인을했습니다. 나는 진도 및 S11, S12, S21, S22, K, 델타, SWR의 단계를 가지고. 하지만 NF를 못했어. (내 시뮬레이션에서 K> 1 & 델타
 
안녕하세요 U는 잡음 지수를 calaculate하는 트랜지스터에 대한 잡음 파라미터를 필요 ... 그런데 어떤 소프트웨어는 U 사용?
 
물론 (각 트랜지스터의 경우)가 나는 NF를이 수식을 사용할 수 있습니까? NF는 = NF1 + (NF2 - 1) / 그나 저나 G1, 나는 ACS에서 LINC을 사용합니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top