디자인"도움말

K

kibrun

Guest
안녕, 난 그 누군가가 내가 도와줄 수 있었으면 좋겠 / suggestion을보고 내가 어떻게 20MHz의 크리스탈 및 CMOS 인버터 ..에서 4MHz 구형파를 얻을 수있습니다주지또는 당신이 가장 환영받을 것입니다 그것을 어떻게 더 좋은 방법이

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="아주 행복한" border="0" />그렇긴하지만 4MHz 크리스탈 사용하도록 제작 파형을 정확하게 정사각형이 아닙니다 시도했습니다.아래의 회로입니다 ..---------/ \ / \ / \ -----------|
| |
|--------|> O를 O를 |-----------> ------------- ----------
| |
|----------| 크리스탈 |-----|
| |
접지

난 누군가 .. 도움이 있었으면 좋겠다감사합니다.

 
8 MHz의 예를 사용하여 2 예
: 4020을 사용하여 쓰러졌다.div 바이너리 또는 다른 주파수.이후 4020 또는 당신은 좋은 사각형 했어야하는데 .. 다른 논리

안부

취소

 
안녕
그냥 4045 및 4060의 CMOS 집적회로를 봐.
하지만 또한이 링크를보세요 :

h ** P는 : / / www.farnell.com/datasheets/9094.pdf

크리스탈 오실레이터, 4.000000MHZ : 작동 온도 최대 70 ° C 주파수 출력 4 MHz의 전압 공급을 5 승 낮은 듀티 사이클 제한이 45 % 듀티 사이클 55 % 케이스 스타일 DIL 크리스탈 케이스 DIL 입력 커패시턴스 부하 15 pF 정전 시간을 15 ns의 상승.
안부,

 
어쩌면 당신은 다른 크리스탈을 사용해야합니다.8 MHz 이상 또는 이와 유사한 것 같아.
경우에는 반드시 20 MHz의 xtal 사용 (왜), 당신은 하나의 PLL을 사용하거나, 트랜지스터와 오실레이터를 만들 수있는 2 차 고조파와 나누어 2와 10 (7474과 7490이 일을 할 것입니다 격리) 상상할 수없습니다.

 
흠,

내가 내 이전 게시물을 읽고, 나도 몇 가지 약물의 영향을 받고있다.아니면, 문제는 오늘이 금요일 저녁이고 나는 조금 피곤합니다.

적합한 솔루션 물론 PLL을 사용하는 것입니다.
를 사용하여 PLL을 2 (40 MHz 이상)에 의해 20 MHz의 증식 이후 10 한 74HCT90와 함께 나눕니다.

 
만약 당신이 10로 나누어 2면, 당신이 40 Mhz에해야된다, 다음 곱하기 (7490) Mhz에 당신이 4 것이다.하지만 파도가 비 대칭 형태로된다.작업 사이클 10 % aprox 될 것입니다.
난 당신이 4 MHz 이상, 또는 복수로 크리스탈을 변경해야한다고 생각 ...단순 더 ....

 
또는, 그것을 5 7490 ()와 이후 2 7474에서 (하나의 FF로이 부문 2 PLL을 루프에서 사용되는 분할)에 가능합니다.
하지만, 그것은 이론적인 훈련이다

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="미소" border="0" />

더 나은 결정을 변경하는 것입니다.

 
그냥 IDT2305 가져가라.이 구성 요소는 일부의 PLL이야.와 함께 당신이 20 MHz 이상 나눌 수있습니다!

Phytex

 
만약 당신이 구형파를 얻을 혹시 Vdd 및 VSS 사이에 커패시터가 필요 could'n 4MHz 1 또는 2의 CMOS 인버터를 사용하여

 
kibrun 썼습니다 :

안녕, 난 그 누군가가 내가 도와줄 수 있었으면 좋겠 / suggestion을보고 내가 어떻게 20MHz의 크리스탈 및 CMOS 인버터 ..에서 4MHz 구형파를 얻을 수있습니다주지
또는 당신이 가장 환영받을 것입니다 그것을 어떻게 더 좋은 방법이
<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="아주 행복한" border="0" />

그렇긴하지만 4MHz 크리스탈 사용하도록 제작 파형을 정확하게 정사각형이 아닙니다 시도했습니다.
아래의 회로입니다 ..---------/ \ / \ / \ -----------|

| |

|--------|> O를 O를 |-----------> ------------- ----------

| |

|----------| 크리스탈 |-----|

| |

접지난 누군가 .. 도움이 있었으면 좋겠다
감사합니다.
 
mutoucanada ..난 50 % 듀티 사이클 필요가 없어요.

내가 사용하는 hystheresis (상기와는 다른 회로를 사용)를 시도했는데 그것을 (거의 90도 위쪽 / 아래쪽)하지만 파도의 상단 / 하단 부분을 완벽하게 50 %의 듀티 사이클을 생산할 수있는 신경 과민이되다.아무도 방법을 잘라 알고 있지 -이 부분에서?

회로은 9V 막 5V의에서 작동해야하는 반면 내가 생산할 수있습니다.난 limitter 회로를 사용하여 (단 2 제너 다이오드)하지만 jittering 부분을 없애 듀티 사이클 영향을 구성하려고했습니다.어떤 다른 제안?

답변들 주셔서 감사합니다 / 니네들

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="미소" border="0" />

난 정말 그들이 .. 감사드립니다

 

Welcome to EDABoard.com

Sponsor

Back
Top