-"디자인은 1.8V opamp (2 단계)

E

EHs DAV

Guest
안녕
어떤 하나의 방법이 프로젝트를 설계 도와 주실래요?
단계별 제발!
에서 내가 무엇을 시작합니다 continiue과 함께하는
나는 이러한 모든 기능을 얻을 수있는 모든 AT
& T가.
내가 HSPICE를 사용해야합니다

1.최저에서 FF로 아래와 0.35um의 CMOS의 SS는 구석에서 전력 소비를 가능한 기능을 얻습니다.

2.디자인 바이어스 회로

3.오타의 두 높은 임피던스 노드에 대한 적절한 스위칭 설계 CMFB

설계의 목표가 특징입니다 :
Vdd = 1.8 승
직류 이득 "80dB
안정화 시간 (0.01 %) "10 ns의
출력 스윙, Vpp = 1.4 v를
슬루율 "500V/us
차 여백 "75
Cload = 5pf

설계 및 HSPICE의 도서관의 개략도 파일에 표시됩니다.
2 개의 텍스트 lib 디렉토리 파일 (mos.l.txt logs355v.l.txt) 및 (cmos35_hspice.txt)입니다.
첫 번째 사람이 프로젝트 파일입니다하지만 제대로 작동하지 않을 도스.
하나는 나의 과거 0.35 도서관
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
또한이 오타 설계하는 방법을 알아야한다, 어떤 사람이 suggestings, 배 줄 수 필요해

 
이후에는 자세한 내용이 많은 디자인 중에있습니다, 난 당신이 그레이 & 4 에드 마이어 책을 읽을 수있는 것이 좋습니다.저기 차동 증폭기 설계에 대한 몇 가지 예입니다 그리고 그들은 도움이됩니다.

 
ICL7611 또는 ICL7621 opamps 2V 서플라이로부터 동작, 그래서 아마 아직은 1.8V와 확인 작업을 것이 작동할 수있습니다.

 
xdyrick 썼습니다 :

또한이 오타 설계하는 방법을 알아야한다, 어떤 사람이 suggestings, 배 줄 수 필요해
 
베이커에 의해 도서의 보이스도 opamp 설계에 유용합니다.자사의 혼합 신호 설계 분야의 책이 더있습니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top