두 단계의 게인을 개선하기 위해 어떻게

K

kkgkk

Guest
안녕하세요, 저는 아날로그 회로에 새로 온 사람.난 적어도 80dB 이득을 가진 두 개의 무대 오타 디자인해야합니다.지금 내 회로은 50 dB의 게인있다.게인을 개선하기 위해 무엇을해야합니까?0.4um 기술 TSCM 내가 사용하고있습니다.감사합니다.

 
안녕
이것은 어떤 도움이 필요하십니까?<img src="http://www.edaboard.com/images/smiles/icon_question.gif" alt="질문" border="0" />http://webpages.eng.wayne.edu/cadence/ECE7570/doc/wsota_w03.pdf

밥.

 
첫째, 증가 속도에 달려있다.빠른 -> 낮은 이득 (높은 이득 큰 패 필요한데 큰 패 낮은 속도를 의미합니다).(2 단계 증폭기는 더 많은 전류가 필요 귀하 topologie 당신이 무엇을 원하는가에 달려있다, 2 단계에 정말 필요합니다,하지만 당신은) 높은 스윙에
도달할 수있습니다.만약 두, 내가하고 2 단계로 일반적인 소스 무대 무대 줌까지 입력하시기 바랍니다.게인 앰프 설계에 대한보다 보면, 당신이 필요 속도에 도달합니다.게인 게인 증폭에
의해 조정할 수있습니다
마틴

 
마지막 단계에있는 트랜지스터의 채널 길이를 증가보십시오.이는 일반적으로 작동합니다.

 
kkgkk 썼습니다 :

안녕하세요, 저는 아날로그 회로에 새로 온 사람.
난 적어도 80dB 이득을 가진 두 개의 무대 오타 디자인해야합니다.
지금 내 회로은 50 dB의 게인있다.
게인을 개선하기 위해 무엇을해야합니까?
0.4um 기술 TSCM 내가 사용하고있습니다.
감사합니다.
 
만약 그렇다면 당신은 꽤 자체 50dB 개까지 제공할 수있는 1 단계 ur 40dB로 낮은 전형 2 단계 밀러네 오타를 사용하고있습니다.두번째 단계로 합치고 ur 좀 더 이득을 찾습니다.

ur 오타 경우 다음 이득 증폭 cascodes에 노력 cascode 한 개어 ...
이 유에 대한 신문에 의해 "" "아주 빠른 90dB 게인 cascode 다려줘 Bult 정착과 Geeleen 참조할 수있습니다 ..."

 
난 susgest 자습서 : http://www.zen118213.zen.co.uk/RFIC_Circuits_Page.htm
그것은 내게 도움이 많이 됐죠.

 
jecyhale 썼습니다 :kkgkk 썼습니다 :

안녕하세요, 저는 아날로그 회로에 새로 온 사람.
난 적어도 80dB 이득을 가진 두 개의 무대 오타 디자인해야합니다.
지금 내 회로은 50 dB의 게인있다.
게인을 개선하기 위해 무엇을해야합니까?
0.4um 기술 TSCM 내가 사용하고있습니다.
감사합니다.
 
아마 당신이 확실하게 모든 달 satuated 귀하의 회로를 확인한다.

 
권장하는 수법은 이미 많은 전문가들이 여기에있습니다.
GBW면 정말 중요하지 않습니다, 당신은 이득 증가하여 낮은 Vgst을 줄일 수있습니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top