Y
yushen_yang
Guest
안녕 모두,
내가 한 두 PMOS 각 경로에서 두 nmos 스택 완전 차동 cascode Op 앰프 설계 단계입니다.낮은 nmos 쌍을 입력합니다.그리고 여분의 nmos 전류 소스로 연기와 낮은 nmos 페어 그라운드에 연결합니다.PMOS triode 장치의 쌍을 CMFB해야하는 데 사용됩니다.
내 문제는 일반적인 출력 전원 공급 장치의 중간 값을입니다.그리고 난 수천번 모든 트랜지스터 오른쪽 모드에 최선을 다하고있습니다. (최대하더라도 스윙) 그러나, 출력 스윙을 어디에 비교적 긍정적인 스윙 negetive 스윙보다 작은 불균형이 trasistor 모드에서 작업할 때 변경되지 않습니다 확인하시기 바랍니다.전에이 문제가 어느 한 거죠?
사양 :
0.5um 공정
5V의 전원 공급 장치
Ouput 일반 모드 : 2.5V의
게인 54dB
oupout 스윙 / - 1V 미만
내가 한 두 PMOS 각 경로에서 두 nmos 스택 완전 차동 cascode Op 앰프 설계 단계입니다.낮은 nmos 쌍을 입력합니다.그리고 여분의 nmos 전류 소스로 연기와 낮은 nmos 페어 그라운드에 연결합니다.PMOS triode 장치의 쌍을 CMFB해야하는 데 사용됩니다.
내 문제는 일반적인 출력 전원 공급 장치의 중간 값을입니다.그리고 난 수천번 모든 트랜지스터 오른쪽 모드에 최선을 다하고있습니다. (최대하더라도 스윙) 그러나, 출력 스윙을 어디에 비교적 긍정적인 스윙 negetive 스윙보다 작은 불균형이 trasistor 모드에서 작업할 때 변경되지 않습니다 확인하시기 바랍니다.전에이 문제가 어느 한 거죠?
사양 :
0.5um 공정
5V의 전원 공급 장치
Ouput 일반 모드 : 2.5V의
게인 54dB
oupout 스윙 / - 1V 미만