W
wangkes9
Guest
내 간단 bandgap 디자인 있음 vbe와 TSMC에 델타 vbe, 난 시뮬레이션 경사
기술.하지만 델타 슬로프
케이 vbe의
경우 / q () lnn, 훨씬 작아되지 않습니다.그래서 R1/R0의 비율을 늘려야 할 수있습니다.그래서 Vref 1.25V를 거의하지
않습니다 2V
무엇이 문제입니까?나는 전세기 기술의 회로 시뮬레이션, 그것은 동일합니다.
미안하지만, 당신이 첨부 파일을보기 위해서는 로그인이 필요
기술.하지만 델타 슬로프
케이 vbe의
경우 / q () lnn, 훨씬 작아되지 않습니다.그래서 R1/R0의 비율을 늘려야 할 수있습니다.그래서 Vref 1.25V를 거의하지
않습니다 2V
무엇이 문제입니까?나는 전세기 기술의 회로 시뮬레이션, 그것은 동일합니다.
미안하지만, 당신이 첨부 파일을보기 위해서는 로그인이 필요