내가 블랭킹

D

darrenbkl

Guest
안녕하세요 모두 여기에 질문 즉, 어떤 함수 타점, RBO와 LT는 핀 7447 BCD - 7segent 디코더 IC에서에 대한 것입니다?그것은 보인다 7 세그먼트 디스플레이에 0이 표시되지,하지만 난 어떻게 작동하는지 모르겠어요.소개 LT는, 단지 내가 아는 VCC는 연결할 수있다, 아무도 설명할 수 있습니까?들으 :)

 
input.

LT는 램프 테스트
입력입니다.그것은 너무 낮은 경우의 로직 레벨 1, 아무 효과가 활성화된 경우 해당 세그먼트 또는 출력 고장입니다 정말하면 확인할 수있습니다 로직 레벨 0에서 모든 출력이 활성화됩니다.
is used in multi-digit display and should be connected to the RBO of the previous digit (the digit to the left).

리플 블랭킹 입력
타점 멀티에서 사용되는 자리 표시 및 이전 자리의 RBO에 연결되어야합니다 (왼쪽)에 자리합니다.이 방법에서는, 당신은 당신이 수동으로 번호를 서면으로 할 경우에는 필요하지 않습니다 ""0 후행 게재되지 않도록있습니다.이런식으로 예를 들어, multidigit 번호 "00123"로 "" ""로 표시됩니다 _ 2034 "(여기서"_ "의도한대로해야하는 반면,"02034 __123 표시됩니다 해제) 자리.이 트릭을 사용하여 디지털 회로 때 지금 같은 마이크로 컨트롤러와 함께 지능형 안에있었습니다.

 
, 멋진 들으.전자 것들 내가 엄마 초보자, 현재는 아직 플립 플롭 및 카운터 뭐하는 : (
난 7490의 Multisim을 사용하여 카운터 --- 7,447 --- 7 세그먼트 디스플레이에 연결하려고하면, 그것을 작동합니다.그런데 왜 내가 회로에서 스위치를 표시 불안정 나타 납니까?난 다른 숫자를 표시 변경 4에서 5로 전환 사이에는 디스플레이의 일부 불안 정한 상태라고 보자 구.그것을 직렬 리플 카운터를 연결 전파 지연에 의해 원인이 무엇입니까?

 
그렇게 생각하지 마십시오.표준 TTL의 전파 시간이 매우 빨리.아마 핀 TTL 로직 읽은 상태로 있어야 unconnect 핀 열려 경우에도 왼쪽으로 '1 '.

설계도를 게시하십시오.

 
<img src="http://img156.imageshack.us/img156/7440/7490sm7.th.png" border="0" alt="Ripple Blanking I/O" title="리플 난 블랭킹 / O를"/>

추가 35 분 :http://pdf1.alldatasheet.com/datasheet-pdf/view/51095/FAIRCHILD/74LS90.html

이 DM74LS90 데이터 시트, 어디에 7490 배선 다이어그램에 의해 혼동했다됩니다.클럭 입력 B 조 2 및 4 플립 플롭에만 2 FF로의 J 입력이 결정됩니다에 4 FF로의 Q 표시줄에 출력하는 것입니다.그 질문의 출력에 의해 4 FF로 케이의 입력을 확인합니다.
이 작품은 기본적으로하는 방법을 이해 암갈색 않습니다.
지도를 들으

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="아주 행복한" border="0" /><img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="우는 또는 아주 슬픈" border="0" />
 
회로는 기본적으로 올바른 것으로 보인다.
그냥 몇 가지 참고 사항 :

* 1kHz의 클럭 주파수 표시를 위해 매우 높습니다.당신이 번호를 변경 볼 수 없을거야.1 또는 2와 같은 훨씬 낮은 주파수 Hz에서 함께 해

* BI를 / RBO 핀 이상 입력 / 출력 핀이다.놔둬 않은

LT는과 타점 같은 시도 *.TTL 로직 LS는 가족과 ()과 같은 연고가 핀 로직 "1"(하지만의 CMOS 로직에 대한 사실이 아니 이곳의 모든 핀 뮤스 안전한 디지털 레벨에 연결되어 있어야) 상응하는 비용입니다

* 실제 회로에서 가능한 장치의 poer 핀에 가까이로 우회 0.1uF 세라믹 콘덴서 넣어

 
와트 0.1uF 모자는 무엇입니까?U 그 근처에 "전원"핀 장소를 뜻이야?

 
네, 죄송합니다 ...난 ""핀 전원을 의미.

실제 세계의 회로에서는, 매년 몇 가지 장치 필터를 높은 주파수의 노이즈를 고속 로직 디바이스는 스위칭에 의해 생성 VDD 및 VSS 장치 사이에 0.1uF 콘덴서를 넣어 제안이야.

 
이는 50 % 듀티 사이클 광장입니다 파도의 기간을 의미합니다 1kHz 주파수와 클럭 펄스 1ms 맞지?하지만 1 펄스입니다 구성의 높고 낮음, 또는 높은 펄스로 별도로 고려 낮게?

 

Welcome to EDABoard.com

Sponsor

Back
Top