날 디커플링 캐패시터에 대한 아이디어를 줄것이다

T

tom_hanks

Guest
안녕하세요,
당신이 메서드에 대한 몇 가지 아이디어를 찾을 줄 1.can 디커플링 capcitor과 가치의 숫자?
2.에 대한 기준 디자이너 필름이나 탄탈, 세라믹 콘덴서의 종류와 같은 무엇을 선택 ..

내가 Google에서 검색했지만 havent 모든 적절한 해결책을 받았습니다 ...

귀하의 회신을 기다리고



 
안녕 친구
응답 ...

나에게 넌 .. 어떤 정보도주지하시기 바랍니다<img src="http://www.edaboard.com/images/smiles/icon_sad.gif" alt="슬픈" border="0" />
 
디지털 또는 아날로그 회로 사이 parasitis 커플링의 가능성이나 단계 IC를 공급 라인.결과는 종종 작업이나 진동도 불규칙합니다.이러한 문제를 디커플링 aviod하는 데 사용됩니다.

At each digital IC, usually, a 100nF ceramic capacitor os placed accross supply voltage.

이후 몇 IC는 1uF 또는 10uF, 탄탈륨 공급에 걸쳐 배치됩니다.아날로그 회로는 종종 일련의 저항기 또는 공급 라인 인덕터를 추가함으로써 allso 분리할해야합니다.
가치와 디커플링 요소의 입력 회로의 동작 주파수에 따라 달라집니다.의 RF에서 일반적으로 1nF에 10nF 도자기를 사용합니다.100nF 다층 세라믹 커패시터를 함께 paralleled 디지털 회로에서 1nH 또는 10nF 세라믹.
오디오 회로 10uF의 범위에서 몇 백 University of Florida의에 electrolitic 커패시터 탄탈 또는 알루미늄을 사용합니다.
보라 :
http://www.reed-electronics.com/ednmag/archives/1997/091297/19col.htm
allso보세요 :
http://www.elektroda.pl/eboard/viewtopic.php?t=49315&highlight =
http://www.williamson-labs.com/480_dec.htm

 
당신이 살 수있는 고속 디지털 설계 속도 : 핸드북 블랙 매직의 하워드 W. 존슨과 마틴 그레이엄에 대한 읽기에 의해 바이패스 커패시터
또는 당신이 방문할 수 http://www.sigcon.com/ 일부 뉴스 레터를 읽어 보시기 바랍니다.

 
귀하의 제품에 주파수 작동을 바탕으로, 귀하의 디커플링 capasiotrs에 요구 사항이 변경됩니다.뿐만 아니라이 중 하나지만, PCB의
레이아웃, 배선 ...심지어 당신이 동일하지만 capasitor와 다른 결과를 얻을 수있는 다른 PCB 레이아웃있습니다.그것을 올바르게 기판에 연결이 너무 깁니다을 선택하지 않으면 때때로 capasitor 인덕터로 사용할 수있습니다.
또한, 전원 공급 장치의 특성 accout 디커플링을 사용하여 때 고려해야한다 - 낮은 주파수를위한 것입니다.

 
귀하의 질문에 sujests의 자연 그 공급 라인에서 원치 않는 변조를 삭제해야합니다.너희에게 무엇을 당신 previos 포스터 ICS를위한 기본 레일 또는 매 5 IC는에서 10uf tantalums와 100nf sujested하지만 decouple 싶었 정보를 제공했다.

우리는 매우 valuesif differant 얘기입니다 물론, 어디에 오디오 작업

Barrybear

 

Welcome to EDABoard.com

Sponsor

Back
Top