기생 성분을 최소화하는 방법?

P

pankaj.patil

Guest
안녕하세요 선생님은 어떻게 기생 부품 (인덕터 및 커패시터) PCB 제조의 RF 주파수에서 온 활동하지 않음을 최소화하기 위해? 회로에 대한 그들의 영향은 무엇입니까? 그리고 어떻게 최소화할 수 있습니다? 내가이에 대한 내 기본적인 선택을 취소한 수 있도록 선생님, 당신은 내게 어떤 책 또는 응용 프로그램 정보를 제안할 수? 감사합니다
 
1 : PCB의 기생 커패시턴스를 최소화합니다. 바로이 아래의 지상 비행기와 관련하여 추적 길이를 줄입니다. 평행 3 실행 인접 흔적 사이의 간격 공간을 늘리십시오. PCB의 기생 인덕턴스를 minmise하기 비아스의 사용을 피하십시오 : 1. 병렬 2 실행 인접 흔적 사이의 간격 공간을 늘리십시오. 비아스 3의 사용을 피하십시오. 두 비행기 (다른 부지) 사이에 흔적을 실행하지 마십시오
 
당신은 전력 공급을 늘리거나 하단의 방사선을 최소화하고 멀티 레이어 PCB, 재료의 보드를 사용하는 지상 비행기를 만들 수 있습니다 작동 주파수 비활성해야합니다. 시도하다 / 당신이 수있는 작은 회로 장치를 사용!
 
작동 회로의 주파수에 따라, 귀하의 혜택을 기판의 기생 R, L & C를 활용 고려하고, 전송 라인을 설정할 수 있습니다. 당신은 MHz의 몇 수만에 대한있다면, 그 구조 형식이 아니라 당신에게보다, 당신을 위해 일을 할 수 있습니다. 체크 아웃 [URL = http://www.microwaves101.com] Microwaves101.com [/URL] 또는 더 직접적으로 [URL = "http://www.microwaves101.com/encyclopedia/transmission.cfm"] Microwaves101 - 전송 라인 [/URL] (아마도 마이크로, 아니면 stripline).
 
[견적은 = 스카이 하이, 912714] PCB의 기생 커패시턴스를 최소화하려면 : 1. 바로이 아래의 지상 비행기와 관련하여 추적 길이를 줄입니다. 평행 3 실행 인접 흔적 사이의 간격 공간을 늘리십시오. PCB의 기생 인덕턴스를 minmise하기 비아스의 사용을 피하십시오 : 1. 병렬 2 실행 인접 흔적 사이의 간격 공간을 늘리십시오. 비아스 3의 사용을 피하십시오. 두 비행기 (다른 부지) [/ 견적] 사이에 흔적을 실행하지 마십시오 감사합니다 선생님 선생님은 나에게이에 대한 책을 권해 수 있습니까? 가능하다면 보내 주면 책을 다운로드 링크를 클릭하십시오. 감사합니다
 
하워드 존슨 [URL = http://www.signalintegrity.com/] 신호 컨설팅 주식 회사 - 닥터 하워드 존슨 [/URL] 그사 람은 다양한 어플 리케이션을위한 PCB 설계에서 여러 책과 논문을 썼습니다. 또 다른 전문가는 스티븐 홀입니다.
 
enjunear, 당신은 아날로그 디자인 아트를 놓치지? 마이크로 웨이브 이론 예약 : 우리의 회로와 밖 S 파라미터 테스트 신호, 블랙 박스.
 
안녕하세요이 요소에 대한 최상의 도서는 인덕터와 커패시턴스에 대한 전체 정보를 포함하여 소형 bahl 요소입니다
 
[견적은 = phongphanp; 915090] enjunear, 당신은 아날로그 디자인 아트를 놓치지? 마이크로 웨이브 이론 예약 :. 우리 회로와 밖 S 파라미터, 블랙 박스 테스트 신호 [/ 인용] OP의 신호에서 운영하고 있습니다 어떤 주파수 범위 / 상승 시간에 선택된 기준으로 내가 좋은 답변을 드릴 수 없습니다. 그것이 단순히 만들고, 거기에 받고있다면 적절한 TL 구조가 문제를 많이 해결할 수 있습니다. 제가 배울 작업 디지털 여러분 그 시간 시간 (그들은 제대로 그들의 라인을 설정하는 것을 잊지, 그들의 지터 성능이 무너지게 특히)에서 : 윙크 :
 

Welcome to EDABoard.com

Sponsor

Back
Top