광학"디지털

J

jas2005

Guest
안녕

내가 시뮬 링크의 주파수 분배의 간단한 모델을 만들려고 해요.
나는 카운터를 사용되지만 이제는 반대로 모든 상승 에지에 논리 값을 변경할 수있는 블록이 필요합니다.
그래서 계속해야 1 또는 0으로 가장자리를 입력한 다음 확인 invertion 발생 깁니다.

이 시뮬 링크처럼 블록인가요?

 
당신 combinational 논리와 하나의 세포에 의해 지연 첨단 감지기를 만들 수있습니다.
이것 좀 봐

http://www.allaboutcircuits.com/vol_4/chpt_10/5.html

BR

 
그것 egdes 감지와 문제가 아니에요 (거기에도 시뮬 링크와 같은 블록) 및 지연 그 후에 신호.
내 질문은 : 나는를 찾을 수있는 첫 번째 게시물, 시뮬 링크 블록에 설명된?
어떻게 빌드 그렇지 않다면?

===
구성표 사진입니다.div 위해서는 홀수 번호를 구하는 가장자리를 세고 난 둘 다 사용.<img src="http://images.elektroda.net/52_1233837928.gif" border="0" alt="frequecy divider of digital signals" title="디지털 신호 분배기 frequecy"/>
 

Welcome to EDABoard.com

Sponsor

Back
Top