-"공통 소스 스테이지

A

aryajur

Guest
왜 전류 소스를 로드할 수의 CMOS와 CS를 무대에 증폭기를 무대로 선호하지 않다 인버터 구성입니다.인버터 구성이 훨씬 더 많은 이득을 제공합니다.그냥 있기 때문에 입력 무대에 거의 두 번 입력 커패시턴스를 참조하거나 더 많은 이유가있습니다.널리 사용되는 디지털이 유일한 이유는, 왜 그렇게 무엇입니까?

 
첫째, 매우 높은 인버터의 DC 지점에 의존합니다.
두 번째, 인버터의 lineary 가난한 사람입니다.

 
인버터 회로 증폭기로 사용할 수 있고, 그들은 일반적으로 클래스 AB의 앰프 (또는 클래스 - B 호, 구성할 수 바이어스 조건 등)을 모두 PMOS 및 NMOS 이후 입력에 따라 강제로 운전을받을 수있습니다.그러나, 클래스 - AB의 회로를 기존의 클래스보다 편견 difficults - 회로에 떠있는 일정한 전압 소스를 이후로 두 MOSFET의 게이트 사이에 제시해야합니다 (없는 경우와 같은 전압 소스, 간단한 인버터 회로의 경우, 즉, 사용하는 수있는 유일한 VDD, Vthp 및 Vthn 매우 좁은 범위의 작품 클래스 AB의 앰프).한편 tranditional 급 것들에만 활성화로드 현재의 거울을 사용을 잘 편파 충분하다.

 
그걸로의 CMOS 인버터의 이득 감소 가능합니다
PMOS 및 NMOS 차원의 크기를 자사의 사용을 활성화하려면
앰프, 같은하지만 자사의 입력 신호 수 있도록해야합니다
모든 조건 하에서있을 정도로 작은 그래서 그것이 혹사하지 않습니다
인버터.그렇다하더라도, 당신은 배열을 편견의 일부 왕이 필요
그래서 그 이득 안정 유지, 무대는 현재 제한
이는 다시 사용하는 요구로 귀결 현재
편견에 대한 거울.

- Radigital

 

Welcome to EDABoard.com

Sponsor

Back
Top