고해상도 비교기 아키텍처

N

nijMcnij

Guest
안녕 모두, 10 비트 ADC를 설계 오전, 나는 1.6mV의 해상도를 얻을 수 있습니다 비교기에 대한 아키텍처가 필요합니다. 모든 아이디어, 논문, 책, 참고 문헌? 많은 감사
 
[인용 = nijMcnij] 안녕하세요 모두, 나는 10 비트 ADC를 설계 오전, 나는 1.6mV의 해상도를 얻을 수 있습니다 비교기에 대한 아키텍처가 필요합니다. 모든 아이디어, 논문, 책, 참고 문헌? 많은 감사 [/ 인용] 래치 비교기에 의해 쿠로를 쫓아 갔단 말야 낮은 이득 증폭기를 사용하여 출력 오프셋 보상. Bastos
 
문제가되지 않습니다 조언을 유 Bastos 고맙지만 그 속도를 추가하려면, 기본 우려가 높은 해상도이며, 또한 정말 일을 간단하게하고 싶은, 그래서 오프셋 취소를 사용하지 않고이 작업을 수행하는 방법이있다? 그리고 U 이러한 비교기 덕분에 설계에 대한 참조를 추천
 
[견적은 = nijMcnij] 문제가되지 않습니다 조언을 유 Bastos 고맙지만 그 속도를 추가하려면, 기본 우려가 높은 해상도이며, 또한 정말 일을 간단하게하고 싶은, 그래서하지 않고이 작업을 수행하는 방법이있다 오프셋 취소를 사용하고 계십니까? 그리고 U 자 당신은 당신이 3 시그마를 상쇄시켜야 대형 장치가 필요합니다 오프셋이 방법을 제어하는 장치 면적 재생할 수 경우에는 이러한 비교기 감사합니다 [/ 인용] 디자인에 대한 참조를 추천할 수 있습니다. 대형 장치는 당신에게 낮은 속도와 더 많은 전력을 제공합니다. 당신은 예를 들어 Sansen의 비교를 시도하고 그 오프셋 달성하기 위해 GM 및 장치의 면적 재생할 수 있습니다. G. 인, F. Eynde, W. Sansen, IEEE J.는 고체 회로, 권 "8 - B 해상도와 고속 CMOS 비교기". 27 논문집, pp 208-211 2 월 1992. Bastos PS : ADC에서 비교기의 응용 프로그램이 무엇입니까. 일반적으로 파이프라인에 comparators가 오류 보정 로직에 훨씬 더 큰 오프셋으로 인해 필요합니다.
 
U bastos 감사, 비교기는 10bit 2KSPS 요금 재배포 SAR ADC에 사용됩니다. U이 볼 수 있듯이, 속도가 중요한 것은 해상도 처음엔이며, 문제가되지 않습니다. 내가이 sansen의 비교와 함께 10 비트 해상도를 얻을 수 있다고 생각 U합니까? 비교기는 67dB 주위의 이득이 있어야합니다. 많은 감사
 

Welcome to EDABoard.com

Sponsor

Back
Top